interwork.elf: file format elf32-littlearm Disassembly of section .text: 00000000 <_Reset>: 0: ea000006 b 20 4: eafffffe b 4 <_Reset+0x4> 8: eafffffe b 8 <_Reset+0x8> c: eafffffe b c <_Reset+0xc> 10: eafffffe b 10 <_Reset+0x10> 14: eafffffe b 14 <_Reset+0x14> 18: eafffffe b 18 <_Reset+0x18> 1c: eafffffe b 1c <_Reset+0x1c> 00000020 : 20: e59fd004 ldr sp, [pc, #4] ; 2c 24: eb000001 bl 30 28: eafffffe b 28 2c: 00001098 .word 0x00001098 00000030 : 30: e3a00000 mov r0, #0 34: e59fc01c ldr ip, [pc, #28] ; 58 38: e1a0e00f mov lr, pc 3c: e12fff1c bx ip 40: eb000000 bl 48 00000044 : 44: eafffffe b 44 00000048 : 48: 4778 bx pc 4a: 46c0 nop ; (mov r8, r8) 4c: e1a00000 nop ; (mov r0, r0) 00000050 : 50: e3a00001 mov r0, #1 54: e12fff1e bx lr 58: 00000061 .word 0x00000061 5c: e1a00000 nop ; (mov r0, r0) 00000060 : 60: 200f movs r0, #15 62: f000 f811 bl 88 <__TEST_ARM_from_thumb> 66: f7ff fffb bl 60 6a: f000 f811 bl 90 <__thumb_routine2_from_thumb> 6e: f000 f803 bl 78 72: f000 f805 bl 80 <__icall_TEST_ARM_from_thumb> 76: 4770 bx lr 00000078 : 78: 3003 adds r0, #3 7a: 4770 bx lr 0000007c : 7c: 3002 adds r0, #2 7e: 4770 bx lr 00000080 <__icall_TEST_ARM_from_thumb>: 80: 4778 bx pc 82: 46c0 nop ; (mov r8, r8) 84: eaffffef b 48 00000088 <__TEST_ARM_from_thumb>: 88: 4778 bx pc 8a: 46c0 nop ; (mov r8, r8) 8c: eaffffef b 50 00000090 <__thumb_routine2_from_thumb>: 90: 4778 bx pc 92: 46c0 nop ; (mov r8, r8) 94: eafffff8 b 7c